Der Blätterkatalog benötigt Javascript.
Bitte aktivieren Sie Javascript in Ihren Browser-Einstellungen.
The Blätterkatalog requires Javascript.
Please activate Javascript in your browser settings.
www markttechnik de Nr 36 2024 8 Aktuell Das neueste ASIP-Designer-Tool von Synopsys wird künftig die Unterstützung von Lauterbachs Trace32-Debugund -Trace-Tools bekommen Dabei soll die Trace-Analysen auch dazu beitragen dass Embedded-Systeme schneller und sicherer auf den Markt gebracht werden können Die »Trace32«-Entwicklungstools von Lauterbach bieten jetzt Interoperabilität mit dem neuesten Synopsys-»ASIP Designer«-Tool für den Entwurf anwendungsspezifischer Befehlssatzprozessoren ASIPs und programmierbarer Beschleuniger Die Trace32-Unterstützung umfasst das Debugging der ASIP-Cores auf einer Hardware-Implementierung oder im Synopsys-Simulator für Befehlssätze Lauterbach erweitert die Unterstützung für seine Trace32-Debugund -Trace-Tools auf anwendungsspezifische Befehlssatzprozessoren die mit der Version V-2024 06 des ASIP-Designer-Tools von Synopsys erstellt wurden ASIP Designer beschleunigt das Design von anwendungsspezifischen Befehlssatzprozessoren ASIPs und programmierbaren Beschleunigern Der sprachbasierte Ansatz von ASIP Designer generiert automatisch synthetisierbare RTLund Software-Development-Kits SDKs aus einer einzigen Architekturspezifikation was den Aufwand für das Prozessordesign und die Verifikation erheblich reduziert ASIPs werden in einer Vielzahl von signalverarbeitungsintensiven Anwendungen eingesetzt darunter Mobiltelefone drahtlose Basisstationen Audioverarbeitung Bildverarbeitung und Cloud-Computing > Für schnelle und sichere Embedded-Designs Die Entwicklungsteams von Synopsys und Lauterbach haben bei der Implementierung der Trace32-Unterstützung eng zusammengearbeitet Das Ergebnis ist eine API die es der »Trace32 PowerView«-Software ermöglicht auf die Befehlssatzsimulatoren und Disassembler des ASIP-Designers zuzugreifen sowie auf die tatsächliche Hardware-Implementierung des ASIP die vom ASIP-Designer auf einem FPGA oder ASIC generiert wird Trace32 und die API unterstützen die breite Architekturpalette des ASIP-Designers von spezialisierten Skalarprozessoren bis hin zu VLIW-Very Long Instruction-Word und Wide-Vector-Prozessoren Die Trace32-Werkzeuge bestehen aus der universellen Debugund Trace-Software PowerView und Debugund Trace-Beschleunigermodulen Während die intelligenten »PowerDebug«-Module von Lauterbach schnelle Download-Geschwindigkeiten und kurze Antwortzeiten für effizientes Debugging und Testautomatisierung bieten ermöglichen die »PowerTrace«-Echtzeit-Trace-Module einen vollständigen Einblick in die Aktivitäten der CPUs und anderer Cores eines Embedded-Systems ohne dessen Echtzeit-Performance zu beeinträchtigen Trace-Analysen einschließlich Code-Abdeckungsmessungen können dazu beitragen Embedded-Designs schneller sicherer zuverlässiger auf den Markt zu bringen Trace32 ermöglicht das gleichzeitige Debugging und Tracing der CPU und anderer Cores in einem SoC eine einzigartige Fähigkeit die das gesamte System umfasst Dabei spielt es keine Rolle ob es sich um ein SMP symmetrisches Multiprocessing AMP asymmetrisches Multiprocessing oder iAMP integriertes asymmetrisches Multiprocessing handelt Die iAMP-Debugund Trace-Technologie von Lauterbach ermöglicht das Debugging von Multicore-Systemen mit identischen CPU-Befehlssätzen in einer einzigen Trace32-PowerView-GUI »In Verbindung mit der neuesten Version des ASIP-Designers von Synopsys können unsere Trace32-Werkzeuge nun auch zum Debuggen von kundenspezifischen Prozessoren eingesetzt werden die ASIP-Befehlssatzarchitekturen und Peripherie für nahezu jede Anwendung implementieren« sagte Stephan Lauterbach Gründer und CTO von Lauterbach »Dies gilt für den gesamten Lebenszyklus vom Simulator bis zum realen Silizium « »Synopsys ASIP-Designer gibt Anwendern die Möglichkeit die Entwicklung von kundenspezifischen Prozessoren mit der besten Leistung Performance und Fläche für ihre spezifischen Anwendungen zu beschleunigen« sagte Mick Posner Vice President of IP Product Management bei Synopsys »Die Zusammenarbeit zwischen Synopsys und Lauterbach ermöglicht es Softwareentwicklern ihre Innovationen zu beschleunigen und eingebettete Software zu optimieren « ls ■ mit Lunar Lake in den Regalen der Einzelhändler finden Wir konnten für Lunar Lake bereits mehr als 80 Designs bei mehr als 20 der Top-OEMs einschließlich Acer Asus Dell Technologies HP Lenovo LG MSI and Samsung gewinnen « > Und Qualcomm? Auch Qualcomm nutzt die IFA um die Erweiterung seiner Snapdragon-X-Familie mit einer 8-Kern-Variante dem Snapdragon X Plus 8 bekannt zu geben Laut Cristiano Amon CEO von Qualcomm sollen mit den neuen Prozessoren Copilot+-PCs im Bereich von 700 bis 900 Dollar möglich werden Die neuen »Snapdragon X Plus« sind mit acht Oryon-CPU-Kernen ausgestattet die mit maximal 3 4 GHz laufen Dazu kommen insgesamt 30 MB Cache und die Adreno-GPU von Qualcomm mit maximal 2 1 TFLOPS In allen Snapdragon-X-Varianten sitzt die Hexagon-NPU mit 45 TOPS also auch in der abgespeckten 8-Kern-Version Damit sieht sich Qualcomm auch bei der kleinsten Snapdragon X-Variante weiterhin führend wenn es um Prozessoren für Copilot+-PCs geht Auch Qualcomm verweist auf Vergleiche mit konkurrierenden Prozessoren Amon »Unsere NPU ist die schnellste für Mainstream-PCs « Der konkrete Vergleich erfolgt mit dem AMD Ryzen 7 8840U und mit dem Intel Core Ultra 7 155 Uund zeigt folgendes Ergebnis Qualcomm kommt auf 45 TOPS AMD auf 16 und Intel auf 11 TOPS – damit scheiden die zwei Prozessoren von AMD und Intel zunächst einmal für die Copilot+-PCs aus weil Microsoft mindestens 40 TOPS als Anforderung stellt Nur zur Erinnerung Allein die NPU in Lunar Lake kommt auf 48 TOPS st ■ Fortsetzung von Seite 1 Intel und Qualcomm legen vor Debugging und Tracing Lauterbachs Trace32-Tools unterstützen Synopsys‘ ASIP-Designer