Der Blätterkatalog benötigt Javascript.
Bitte aktivieren Sie Javascript in Ihren Browser-Einstellungen.
The Blätterkatalog requires Javascript.
Please activate Javascript in your browser settings.
03 2020 Elektronik Die RISC-V-Befehlssatzarchitektur ISA Instruktion Set Architecture ist zu einem wichtigen Treiber für OpenSource-Hardware-Projekte geworden In jüngster Zeit wurden viele Anwendungen auf der Basis von RISC-Vvorgestellt z Bim Bereich des Internets der Dinge IoT und im Bereich Mikrocontroller für eine Vielzahl traditioneller eingebetteter Systeme und Anwendungen die die Fähigkeit zum Betrieb von Inferenzmaschinen der künstlichen Intelligenz KI mit geringer Leistung auf der Basis von künstlichen neuronalen Netzen erfordern In den vergangen drei Jahren gab es dementsprechend eine rege Aktivität im Bereich der Open-Source-Hardware-Implementierungen auf Basis der RISC-V-Befehlssatzarchitektur 1 2 3 Die RISC-V-Architektur ermöglicht eine Vielzahl von leistungsoptimierten Mikroarchitektur-Implementierungen für viele Rechenprobleme die von einem IoT-Controller bis zu einem Rechenzentrumsprozessor reichen Für alle diese Anwendungen können Entwickler die wichtigsten gängigen Open-Source-Softwarekomponenten wie OpenSource-Compiler Debugger Echtzeit-Betriebssysteme RTOS für Embedded-Systeme und allgegenwärtige Betriebssysteme wie Linux nutzen Western Digital hat einen superskalaren zwei Wege Prozessorkern mit www rutronik com Committed to excellence MACHEN SIE SICH EIN BILD VON UNS 25 - 27 02 2020 Embedded World Halle 5 Stand 467 20 - 24 04 2020 Hannover Messe Halle 9 Stand 620 05 - 07 05 2020 PCIM Halle 8 Stand D33 AUF FOLGENDEN FACHMESSEN Mehr Informationen zu Produkten und Karrieremöglichkeiten unter www rutronik com Bild 1 Implementierung des RISC-V-Prozessorkerns SweRV von Western Digital in 28-nm-Halbleiterprozess von TSMC ohne Speicher Bild Western Digital